Numéro |
J3eA
Volume 14, 2015
JPCNFM 2014 – 13e journées pédagogiques du CNFM (Coordination nationale pour la formation en micro-électronique et en nanotechnologies)
|
|
---|---|---|
Numéro d'article | 2010 | |
Nombre de pages | 10 | |
DOI | https://doi.org/10.1051/j3ea/2015022 | |
Publié en ligne | 7 août 2015 |
Re-imaginons les travaux pratiques pour la formation des ingénieurs en électronique
Pôle CNFM PACA – Polytech’Nice Sophia – Département d’électronique
930, route des Colles – 06903
Sophia Antipolis
Contact : miguelangel.gp@me.com, yves.leduc@polytech.unice.fr, fabien.ferrero@unice.fr
Notre objectif est d’essayer de combler l’écart actuel entre les travaux traditionnels de laboratoire universitaire et les méthodes réelles de design de circuits intégrés dans l’industrie. En offrant à nos étudiants une première vue globale du système, nous les accompagnons ensuite vers une approche plus pragmatique sur les objectifs en termes de « Puissance, Performance, Surface » de chacune des parties constituantes. L’enseignement est basé sur la compréhension du comportement et des paramètres clés des différentes parties, à travers un cheminement où la modélisation, la simulation, le prototypage et la caractérisation occupent une place fondamentale [1].
Mots clés : circuits mixtes / électronique analogique / PLL / VCO / PFD / modélisation / simulation
© EDP Sciences, 2015
Les statistiques affichées correspondent au cumul d'une part des vues des résumés de l'article et d'autre part des vues et téléchargements de l'article plein-texte (PDF, Full-HTML, ePub... selon les formats disponibles) sur la platefome Vision4Press.
Les statistiques sont disponibles avec un délai de 48 à 96 heures et sont mises à jour quotidiennement en semaine.
Le chargement des statistiques peut être long.